关闭
img
返回首页  |  设为首页  |  加为收藏  |  中文  |  English  |  繁体
首页     |     关于我们     |     新闻动态     |     产品展示     |     教育培训     |     大学计划     |     设计服务     |     我要报名     |     联系方式
教育培训
Xilinx 中国区官方授权培训
  + 培训简介
  + 培训课程表
  + 课程安排
  + 热点新闻
  + 我要报名
产品搜索
联系方式
  依元素科技有限公司
电话 : 010-8275-7632
传真 : 010-6216-6151
地址:北京市海淀区海淀中街16号中关村公馆E-1503
邮箱:sales@e-elements.com
 
 培训课程表
你的当前位置 : 首页>>教育培训>>培训课程表  
课程介绍
了解何时和如何将信号完整性技术应用到 Xilinx FPGA 和其他元件之间的高速接口上。这个全面的课程将设计技术和方法与高速总线和时钟设计的相关背景概念(包括传输线端接、加载和抖动)相结合。您将会创建 IBIS 模型,并利用 Mentor Graphics HyperLynx 完成仿真。其他专题还包括管理 PCB 效应和片上终端。本课程采用讲演、教师演示和动手实验相结合的方式。
必备条件
最好具有 FPGA 设计经验(完成了 FPGA设计基础课程学习或同等经历)
熟悉高速 PCB 原理
具有数字和模拟电路设计的基本知识
ISE(R) 工具知识也很有帮助
软件工具
ISE 设计套件:system edition 13.1
Mentor Graphics HyperLynx 8.1或更高版本
硬件

课程概要
信号完整性简介
传输线
IBIS 模型和 SI 工具
反射
串扰
信号完整性分析
电源问题
信号完整性概要
电路板设计简介
FPGA 电源
FPGA 配置和 PCB
信号接口:接口概述
信号接口:特定 FPGA 接口
晶片架构和封装
PCB 详情
散热问题
PCB 规划和设计工具
电路板设计概要
实验介绍
实验1:调用 HyperLynx - 熟悉信号完整性工具。利用 HyperLynx 来实现原理图输入、建模和仿真。修改标准 IBIS 模型来定义驱动器,然后利用其叠层编辑器来定义 PCB。
实验2:反射分析 - 定义电路,并且对反射效应进行仿真。
实验3:串扰分析 - 利用仿真来分析电路拓扑和 PCB 数据,以便制定出可以将串扰降至最低水平的策略。
实验4:功率预测 - 利用 Excel 电子数据表估计初始功率要求,然后利用 XPower 分析器来准确预测电路板的功率需求。
实验5:I/O 引脚规划 - 利用 PlanAhead 软件来确定引脚布局和实现引脚分配。
实验6:散热设计 - 确定最高结温,计算可以接受的热阻。

返回培训课程表
 
地址: 北京市海淀区海淀中街16号中关村公馆E-1503   邮编: 100086   邮箱: sales@e-elements.com
版权所有 © 2000-2011   依元素科技有限公司  京ICP备05005710号      Designed By Chinweb.net